



#### "Circuitos Lógicos Combinacionais – Final"

Prof. Dr. Emerson Carlos Pedrino emerson@dc.ufscar.br

DC/UFSCar

### Circuito Gerador/Verificador de Paridade Par



#### Associação de Portas X-OR

- Paridade em palavras com maior número de bits;
- Associam-se n portas X-OR de duas entradas
- Não existem portas X-OR de mais de duas entradas!



| A | В | C | 5 |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 1 |
| 0 | 1 | 0 | 1 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 0 | 1 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 0 |
| 1 | 1 | 1 | 1 |

#### Associação de Portas X-OR

Paridade em palavra de 4 bits; Associam-se 3 portas X-OR;

#### Gerador/Verificador de Paridade Par de 4 Entradas



#### Geração/Verificação de Paridade Par



### Geração de Paridade Ímpar

- Informação possui número PAR de bits 1 → bit de paridade = 1
- Informação possui número ÍMPAR de bits 1 → bit de paridade = 0

| Dados | P |
|-------|---|
| 0000  | 1 |
| 0001  | Ū |
| 0010  | 0 |
| 0011  | 1 |
| 0100  | 0 |
| 0101  | 1 |
| 0110  | 1 |
| 0111  | U |

| Dados | P |
|-------|---|
| 1000  | 0 |
| 1001  | 1 |
| 1010  | 1 |
| 1011  | 0 |
| 1100  | 1 |
| 1101  | 0 |
| 1110  | 0 |
| 1111  | 1 |

### Gerador/Verificador de Paridade Ímpar



#### Gerador/Verificador de Paridade Ímpar de 4 Entradas





- Coleção de resistores, diodos e transistores.
- Fabricados em um pedaço de material semicondutor (Silício).
- Confinado em um encapsulamento protetor de plástico ou cerâmico, de onde saem os pinos.
- Exemplo: DIP: Dual In Line Package.

### Características Básicas de Cls Digitais



#### Características Básicas de Cls Digitais

- Chip: tão pequeno quanto um quadrado de 1,27 mm de lado.
- Conectado aos pinos por meio de fios muito finos (0,025 mm de diâmetro).
- \*Tarefa: Fazer uma pesquisa sobre os diferentes tipos de encapsulamentos de chip e suas características (exemplos: BGA, QFP, LCC, TSOP, etc.)\*

## Classificação Quanto ao Nível de Complexidade

#### TABELA 4.5

| Complexidade                             | Portas por CI           |  |
|------------------------------------------|-------------------------|--|
| Integração em pequena escala (SSI)       | Menos de 12             |  |
| Integração em média escala (MSI)         | Entre 12 e 99           |  |
| Integração em grande escala (LSI)        | Entre 100 e 9999        |  |
| Integração em escala muito grande (VLSI) | Entre 10.000 e 99.999   |  |
| Integração em escala ultragrande (ULSI)  | Entre 100.000 e 999.999 |  |
| Integração em escala giga (GSI)          | 1.000.000 ou mais       |  |



- Cls Bipolares: utilizam transistores bipolares de junção (NPN e PNP) como principal elemento do circuito.
- Cls Unipolares: utilizam transistores de efeito de campo (MOSFETs canal P e canal N) como elemento principal.

# Família TTL (Transistor Transistor Logic)

- Série padrão: 74.
- Exemplo de inversor padrão TTL:



## Família CMOS (Complementary Metal Oxide Semiconductor)

Exemplo de inversor CMOS:



#### Família TTL

• Exemplo:

TABELA 4.6 Diversas séries da família lógicaTTL.

| Série TTL                               | Prefixo | Exemplo de CI              |
|-----------------------------------------|---------|----------------------------|
| TTL Padrão                              | 74      | 7404 (INVERSOR sêxtuplo)   |
| TTL Schottky                            | 74\$    | 74S04 (INVERSOR sêxtuplo)  |
| TTL Schottky de Baixa Potência          | 74LS    | 74LS04 (INVERSOR sêxtuplo) |
| TTL Schottky Avançada                   | 74AS    | 74AS04 (INVERSOR sêxtuplo) |
| TTL Schottky Avançada de Baixa Potência | 74ALS   | 74ALS04 (INVERSOR sêxtuplo |

#### Família CMOS

#### • Exemplo:

TABELA 4.7 Várias séries da família lógica CMOS.

| Séries CMOS                                                                                              | Prefixo | Exemplo de Cl                 |
|----------------------------------------------------------------------------------------------------------|---------|-------------------------------|
| CMOS com porta de metal                                                                                  | 40      | 4001 (porta NOR quádrupla)    |
| Porta de metal, compatível<br>pino a pino com TTL                                                        | 74C     | 74C02 (porta NOR quádrupla)   |
| Porta de silício, compatível pino<br>a pino com TTL, alta velocidade                                     | 74HC    | 74HC02 (porta NOR quádrupla)  |
| Porta de silício, alta velocidade, compatível<br>pino a pino e eletricamente com TTL                     | 74HCT   | 74HCT02 (porta NOR quádrupla) |
| CMOS de altíssimo desempenho,<br>não é compatível pino a pino<br>nem eletricamente com TTL               | 74AC    | 74AC02 (porta NOR quádrupla)  |
| CMOS de altíssimo desempenho,<br>não é compatível pino a pino, mas<br>é eletricamente compatível com TTL | 74ACT   | 74ACT02 (porta NOR quádrupla) |



- Usa-se V<sub>CC</sub> para TTL e V<sub>DD</sub> para CMOS.
- Para TTL o valor nominal de  $V_{CC}$  é de 5 V.
- Para CMOS tal valor pode variar de +3 V até +18 V.





- Para TTL -> nível 1.
- Entradas CMOS não devem ser deixadas de forma flutuante.

#### Exercícios \*©

C, D 4.26\* A Figura 4.73 representa um circuito multiplicador que recebe dois números binários x<sub>1</sub>x<sub>0</sub> e y<sub>1</sub>y<sub>0</sub> e gera um número binário de saída z<sub>3</sub>z<sub>2</sub>z<sub>1</sub>z<sub>0</sub> que é igual ao produto aritmético dos dois números de entrada. Projete um circuito lógico para o multiplicador. (Sugestão: o circuito lógico terá quatro entradas e quatro saídas.)





- D 4.8 A Figura 4.66 mostra um diagrama para um circuito de alarme de automóvel usado para detectar uma determinada condição indesejada. As três chaves são usadas para indicar, respectivamente, o estado da porta do motorista, o estado da ignição e o estado dos faróis. Projete um circuito lógico com essas três chaves como entrada, de forma que o alarme seja ativado sempre que ocorrer uma das seguintes condições:
  - Os faróis estão acesos e a ignição está desligada.
  - A porta está aberta e a ignição está ligada.



#### Referências

- I. Tocci, R. J. Sistemas Digitais Princípios e Aplicações. Pearson,
   Prentice Hall, 2011.
- Mapas de Karnaugh. SEL 0414 Sistemas Digitais. Prof. Dr. Marcelo Andrade da Costa Vieira.